一種用于體域網(wǎng)接收機(jī)的多路緩沖器設(shè)計(jì)
微電子學(xué)
頁(yè)數(shù): 9 2024-06-20
摘要: 設(shè)計(jì)了一種基于0.35μm CMOS工藝的多通道緩沖器電路,該電路可用于多路接收機(jī)中的輸出級(jí),以改善輸出級(jí)的驅(qū)動(dòng)能力。為了應(yīng)對(duì)多路接收機(jī)輸出端多路緩沖器的設(shè)計(jì)需求,電路以多個(gè)緩沖器為核心,結(jié)合多級(jí)寄存器、開(kāi)關(guān)陣列,使芯片具備可編程功能。該電路利用多級(jí)寄存器每一級(jí)的控制信號(hào),實(shí)現(xiàn)了在傳輸過(guò)程中通道、緩沖器的切換,控制信號(hào)可以采用串行、并行兩種傳輸方式寫入。電路的測(cè)試結(jié)果表明,芯片... (共9頁(yè))