處理器值預(yù)測技術(shù)研究
電子學(xué)報
頁數(shù): 28 2023-12-15
摘要: 當(dāng)今的處理器性能與存儲器帶寬和延遲嚴重失衡的問題限制了計算系統(tǒng)的整體性能,而存儲器的性能對制程工藝不敏感,在后摩爾時代下很難再通過集成電路制造工藝的迭代獲得處理器性能收益,因此人們更多地想通過體系結(jié)構(gòu)的創(chuàng)新獲得更高性能的計算系統(tǒng).處理器值預(yù)測技術(shù)是一種能在無需改變存儲系統(tǒng)情況下有效緩解存儲墻問題的解決方案,其通過預(yù)測性地打破數(shù)據(jù)真相關(guān)進而讓更多的指令可以在亂序處理器中并行執(zhí)行,... (共28頁)