時鐘數(shù)據(jù)恢復(CDR)技術是高性能系統(tǒng)的一個關鍵性能。 除了FPGA的快速邏輯性能,高性能系統(tǒng)還要求設備之間具有可靠的高速數(shù)據(jù)傳輸性能。具有高帶寬的發(fā)射機/接收機鏈并不一定能保證接入到此類帶寬中--從傳輸信道的失真和噪聲恢復數(shù)據(jù)的能力決定了一個網(wǎng)絡的實際可用的可靠帶寬。
時鐘數(shù)據(jù)恢復(CDR)技術是高性能系統(tǒng)的一個關鍵性能。 除了FPGA的快速邏輯性能,高性能系統(tǒng)還要求設備之間具有可靠的高速數(shù)據(jù)傳輸性能。具有高帶寬的發(fā)射機/接收機鏈并不一定能保證接入到此類帶寬中--從傳輸信道的失真和噪聲恢復數(shù)據(jù)的能力決定了一個網(wǎng)絡的實際可用的可靠帶寬。數(shù)據(jù)恢復是遠程和密集波分多路(DWDM)光網(wǎng)絡的基本功能塊,也是高速芯片間和背板連接,以及光纖信道、無線、和存儲區(qū)域網(wǎng)絡的基本功能塊。
內(nèi)容來自百科網(wǎng)